电子开发网
您的位置电子开发网>EDA技术>VHDL>
  • 2006-10-31并串转换之VHDL 源程序
  •         昨天在论坛上看到有人帖出了他写的并串转换VHDL代码,但是他自己说有问题,但是不知道怎么改。我大概看了一下,发现思路还是比较乱的。于是就写下了我自己的并串转换代码。这个并串转换代码是依靠同步状态机来实现其控制的... [阅读全文]
  • 2006-10-31VHDL 计数器源程序
  • 十五计数器 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; ENTITY fiveteencout IS PORT(clk,reset,enable : IN std_logic; count : OUT std_logic_vector(3 downto 0)); END fiveteencout; ARCHITECTURE counter OF fiveteencout IS... [阅读全文]
  • 2006-10-318位总线收发器74245 vhdl源程序
  • --8位总线收发器:74245 vhdl -- Octal Bus Transceiver -- This example shows the use of the high impedance literal 'Z' provided by std_logic. -- The aggregate '(others => 'Z')' means all of the bits of B must be forced to 'Z'. -- Ports A and B must... [阅读全文]
  • 2006-10-17VHDL中Loop动态条件的可综合转化
  • 引言        VHDL是一种硬件描述语言,于1983年被IEEE制定为国际标准IEEE1076。近年来国内引进和出版了不少教材,使其在国内得到迅速推广。由于VHDL最初目的是为了实现硬件的建模而被提出的,所以其措施能力超越了数字逻辑集成电路的范... [阅读全文]
  • 2006-10-17数字信号发送和接收的VHDL源码
  • 【数字信号的发送和接收】:设计一个5位数字信号的发送和接收电路,把并行码变为串行码或把串行码变为并行码,串行偶校验检测器可通过异或实现。在数据接收端,只有在代码传送无误后,才把数据代码并行输出。数据传送的格式采用异步串行通信的格式,包含起始位、数据位... [阅读全文]
  • 2006-10-11n.5分频的VHDL实现
  •           这种分频需要对输入时钟进行操作。基本的设计思想:对于进行n+0.5分频,首先进行模n的计数,在计数到n-1时,输出时钟赋为‘1’,回到计数0时,又赋为0,因此,可以知道,当计数值为n-1时,输出时钟才... [阅读全文]
  • 2006-09-06在测控系统中用IP核实现D/A转换
  •  摘要:采用数字化技术、在测控系统中用IP核实现D/A转换,并且在1片可编程逻辑器件中实现。它不受温度的影响,既可保持高分辨率,又可降低对电路精度和稳定度的要求,并减少元件的数量。      在各类电子系统中,数字电路所占比重越来越大。... [阅读全文]
  • 2006-08-31VHDL秒表计时器
  •     本秒表计时器用于体育竞赛及各种要求有较精确时的各领域。此计时器是用一块专用的芯片,用VHDL语言描述的。它除开关、时钟和显示功能以外,它还包括1/100s计时器所有的控制和定时功能,其体积小,携带方便。 计时器的设计功能: (1)  ... [阅读全文]
  • 2006-08-31分频器的VHDL描述
  •       在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号时非常重要的。     下面我们介绍分频器的VHDL描述,在源代码中完成对时钟信号CLK的2分频,4分频,8分... [阅读全文]
  • 2006-08-28VHDL设计的消抖与滤波
  •       在同一块电路板上,由于信号线的走线过长而产生的高频毛刺我们可以通过在接近输入端串联一个100欧左右的电阻来滤除。但是对于板外信号,或者板内其他干扰造成较大的抖动时只好采用积分电路来滤波,即串一个电阻还要并一个电容接地。... [阅读全文]
  • 2006-08-25在PLD开发中提高VHDL的综合质量
  • 引 言   随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design Automation)和可编程逻辑器件PLD(Programmable Logic Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必须掌握的基本技能。先进的EDA工具已经从传统的... [阅读全文]
  • 2006-08-25VHDL设计中电路简化问题的探讨
  •     近年来,随着集成电路技术的发展,用传统的方法进行芯片或系统设计已不能满足要求,迫切需要提高设计效率。在这样的技术背景下,能大大降低设计难度的VHDL设计方法正越来越广泛地被采用。但是VHDL设计是行为级的设计?熕?带来的问题是设计者的设计思... [阅读全文]
  • 2006-08-24VHDL在高速图像采集系统中的应用设计
  • 现代化生产和科学研究对图像采集系统的要求日益提高。传统的图像采集卡速度慢、处理功能简单,不能很好地满足特殊要求,因此,我们构建了高速图像采集系统。它主要包括图像采集模块、图像低级处理模块以及总线接口模块等。这些模块是在FPGA中利用VHDL编程实现的。高速图... [阅读全文]
  • 2006-08-22HDL编码风格与编码指南
  • 作者:徐欣 博士 孙广富 博士 原文出自e元素科技网站 Rev. 0.1 June 30,2002 第一部分:说明  1.准则的重要程度分三个层次: 好的经验 -- 表明这条规则是一般情况下比较好的经验,在大多数的情况下 要遵循,在特殊情况下可以突破这一规则。 推荐 -- 推荐这一... [阅读全文]

推荐文章
热门文章
关于本站 - 联系我们 - 网站地图 - 网站留言 - 返回顶部