电子开发网
您的位置电子开发网>EDA技术>ModelSim>
  • 2009-08-17modelsim学习笔记
  • 1. 建一个总文件夹,如cnt 2. 为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim 3. 编写源代码,testbench。如cnt.v,tb_cnt.v文件,同时文件名里的模块名与文件名相同,如module  cnt(  ), module  tb_cnt(  )。 4. 再si... [阅读全文]
  • 2009-07-03ModelSim+Synplify+Quartus的Altera FPGA的仿真与验证
  • 作者:chenhongyi 软件要求:ModelSimSE、Synplify Pro、Quartus II 适用人群:初学者 源 代 码:mux4_to_1.v   工作内容: 1、设计一个多路选择器,利用ModelSimSE做功能仿真; 2、利用Synplify Pro进行综合,生成xxx.vqm文件; 3、利用Quartus II导入xxx.v... [阅读全文]
  • 2009-05-18基于Modelsim FLI接口的协同仿真
  • 1 前言     协同仿真就是利用仿真工具提供的外部接口,用其它程序设计语言(非HDL语言,如c语言等)编程,用辅助仿真工具进行仿真。Modelsim提供了与c语言的协同仿真接口。以Windows平台为例,用户可通过modelsim提供的c语言接口函数编程,生成动态链接库... [阅读全文]
  • 2009-05-18EDA仿真
  • 1、 仿真的目的: 在软件环境下,验证电路的行为和设想中的是否一致。 2、 仿真的分类: a) 功能仿真:在RTL层进行的仿真,其特点是不考虑构成电路的逻辑和门的时间延迟,着重考虑电路在理想环境下的行为和设计构想的一致性; b) 时序仿真:又称为... [阅读全文]
  • 2009-04-10让ISE8.1和ISE8.2的库共存于ModelSim6.0
  • (包含SmartModel) 第一次compxlib - ISE8.1 1. 设置好XILINX环境变量:XILINX=D:ISE81 2. 设置好LMC_HOME环境变量: LMC_HOME=D:XilinxLibmti_pesmartmodel81 3. 确认modelsim.ini的读写状态(只读的话compxlib将新建一个modelsim.ini于当前工作目录)- 设为只读 3. ... [阅读全文]
  • 2009-03-23Quartus II 调用ModelSim 仿真
  •     下面是基于在Altera Quartus II 下如何调用ModelSim 进行仿真的一个实例。     不能否认,Quartus II(我用的7.0)无法像ISE 那样方便的直接调用ModelSim,而是需要额外的做一些工作。这确实给我们的仿真调试带来了一些不便。特权同... [阅读全文]
  • 2009-03-23ModelSim SE仿真Altera库的一些问题
  • 1. modelsim怎么调用altera的库仿真啊?(megafunctions) 以前有个帖子说把quartus安装目录下的sim文件夹里面的文件编译进modelsim里面就可以了,可是sim文件夹里面我要的那个函数不是.v文件啊,还有他里面的一些.vhd文件怎么编译错误啊? 是eda/sim_lib里,编译错误,... [阅读全文]
  • 2008-08-18Modelsim简明使用指南
  • 1 前言     作为一种简单易用,功能强大的逻辑仿真工具,Modelsim具有广泛的应用。这里对ModelSim作一个入门性的简单介绍。首先介绍ModelSim的代码仿真,然后介绍门级仿真和时序验证。 2 代码仿真     在完成一个设计的代码编写工作之后... [阅读全文]
  • 2008-07-31modelsim仿真学习笔记
  • 1、 仿真的目的: 在软件环境下,验证电路的行为和设想中的是否一致。 2、 仿真的分类: a) 功能仿真:在RTL层进行的仿真,其特点是不考虑构成电路的逻辑和门的时间延迟,着重考虑电路在理想环境下的行为和设计构想的一致性; b) 时序仿真:又称为... [阅读全文]
  • 2008-01-02modelsim仿真中的 vsim-3601错误
  • 这几天一直为这个问题头疼,几天终于解决了!可能快熬到头了或者是中午belinda给我带来的好运!反正是解决了~ 出现问题是在所有的demux模块combination的过程中,原来每个模块的testbench验证表明ok;但通过的demux的testbench发现在功能仿真中,出现问题。 情况如下:... [阅读全文]
  • 2007-12-14Modelsim的功能仿真和时序仿真
  •     FPGA 设计流程包括设计输入,仿真,综合,生成,板级验证等很多阶段。在整个设计流程中,完成设计输入并成功进行编译仅能说明设计符合一定的语法规范,并不能说明设计功能的正确性,这时就需要通过仿真对设计进行验证。在FPGA 设计中,仿真一般分为... [阅读全文]
  • 2007-11-09Modelsim、Synplify.Pro、ISE设计全流程
  • 第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设Modelsim的安装目录是“$Modeltech_6.0”,ISE的安装目录是“$Xilinx... [阅读全文]
  • 2007-09-11Modelsim 的验证实例
  • 实例1:利用Modelsim 对Xinlinx 公司Virtex-II 产品DCM 模块进行仿真。 如图1 所示。   图1 基于Virtex-II 系列DCM 的模块设计图     Sl_Clk_i 为100MHz 的输入时钟,Sl_Rst_i 为复位控制信号,输入时钟经过一输入缓冲器后输入到DCM 的CLKIN 端,通... [阅读全文]
  • 2007-09-04ModelSim仿真库问题
  • 工作需要跑modelsim仿真,所用的环境是ise7.1+modelsim5.7CXE版本。设计需要在RTL code中增加DCM数字时钟单元,但是在自动调用modelsim仿真时出现error信息,说在库中找不到哪个DCM仿真文件。折腾了一会儿无果,赶快找专家解决问题,对方噼里啪啦三下五除二就将问题搞定... [阅读全文]

推荐文章
热门文章
关于本站 - 联系我们 - 网站地图 - 网站留言 - 返回顶部